符合安全標(biāo)準(zhǔn):EN954-1 類別4、ISO 13849-1 PL e。
安全輸入點(diǎn)數(shù):1點(diǎn)(2輸入)。
起動(dòng)輸入點(diǎn)數(shù):1點(diǎn)。
輸入形式:P型(正極公共端/正極公共端輸入)
安全輸出點(diǎn)數(shù):1點(diǎn)(3出力)QJ71E71-B2初級(jí)教程。
彈簧夾端子臺(tái)型。
可簡(jiǎn)單地追加安全系統(tǒng)。
只需連接至現(xiàn)有的CC-LINK,即可追加獨(dú)立的安全功能
QJ71E71-B2
通過(guò)CC-link連接可節(jié)省配線。
不需要特別對(duì)安全繼電器模塊的狀態(tài)監(jiān)視進(jìn)行配線,實(shí)現(xiàn)了柜內(nèi)/柜外省配線。
安裝狀態(tài)的可視化。
可監(jiān)視安全輸出,以及安全輸入和內(nèi)部繼電器狀態(tài),在安全回路啟動(dòng)時(shí)便于查明原因QJ71E71-B2初級(jí)教程。輸入輸出點(diǎn)數(shù):4096點(diǎn)。
輸入輸出軟元件點(diǎn)數(shù):8192點(diǎn)。
程序容量:130K步。
基本運(yùn)處理速度(LD指令):1.9ns。
程序內(nèi)存容量:520KB。
外圍設(shè)備連接端口:USB、以太網(wǎng)(通信協(xié)義支持功能)。
存儲(chǔ)卡I/F:SD存儲(chǔ)卡、擴(kuò)展SRAM卡。
方便處理大容量數(shù)據(jù)。
以往無(wú)法實(shí)現(xiàn)標(biāo)準(zhǔn)RAM和SRAM卡文件寄存器區(qū)域的連續(xù)存取,
在編程時(shí)需要考慮各區(qū)域的邊界。
在高速通用型QCPU中安裝了8MB SRAM擴(kuò)展卡,
可將標(biāo)準(zhǔn)RAM作為一個(gè)連續(xù)的文件寄存器,
容量多可達(dá)4736K字,從而簡(jiǎn)化了編程。
因此,即使軟元件存儲(chǔ)器空間不足,越了傳統(tǒng)的32K字,
并實(shí)現(xiàn)變址修飾擴(kuò)展到文件寄存器的所有區(qū)域QJ71E71-B2初級(jí)教程。
另外,變址修飾的處理速度對(duì)結(jié)構(gòu)化數(shù)據(jù)(陣列)的運(yùn)算起著重要作用,
該速度現(xiàn)已得到提高。
當(dāng)變址修飾用于反復(fù)處理程序(例如從FOR到NEXT的指令等)中時(shí),可縮短掃描時(shí)間。
支持USB和RS232。
支持安裝記憶卡。
多CPU之間提供高速通信。
縮短了固定掃描中斷時(shí)間,裝置化。
固定周期中斷程序的小間隔縮減至100μs。
可準(zhǔn)確獲取高速信號(hào),為裝置的更加化作出貢獻(xiàn)。
通過(guò)多CPU進(jìn)行高速、機(jī)器控制。
通過(guò)順控程序的直線和多CPU間高速通信(周期為0.88ms)的并列處理,實(shí)現(xiàn)高速控制。
多CPU間高速通信周期與運(yùn)動(dòng)控制同步,因此可實(shí)現(xiàn)運(yùn)算效率大化。
此外,新的運(yùn)動(dòng)控制CPU在性能上是先前型號(hào)的2倍,
確保了高速、的機(jī)器控制。GI-50/125光纜。
雙環(huán)。
PLC到PLC網(wǎng)(控制站/普通站)/遠(yuǎn)程I/O網(wǎng)/(遠(yuǎn)程主站)。
可構(gòu)成大規(guī)模靈活網(wǎng)絡(luò)系統(tǒng)的MELSECNET/絡(luò)模塊。
MELSECNET/絡(luò)系統(tǒng)包括在控制站-普通站間通信的PLC間網(wǎng)絡(luò)和在遠(yuǎn)程主站--遠(yuǎn)程I/O站間通信的的遠(yuǎn)程I/O網(wǎng)絡(luò)QJ71E71-B2參考手冊(cè)。
光纖回路系統(tǒng)……實(shí)現(xiàn)了10Mbps/25Mbps的高高速通信QJ71E71-B2參考手冊(cè)。
站間距離、總電纜距離長(zhǎng),抗干擾性強(qiáng)。
同軸總線系統(tǒng)……采用低成本同軸電纜,網(wǎng)絡(luò)構(gòu)建成本低于光纖回路網(wǎng)絡(luò)。
雙絞線總線系統(tǒng)……結(jié)合使用高性價(jià)比的網(wǎng)絡(luò)模塊與雙絞線電纜,
網(wǎng)絡(luò)系統(tǒng)的構(gòu)建成本非常低。